フロントエンドオブライン (FEOL): 基礎の構築

生産ラインのフロントエンドは、家の基礎を築き、壁を構築するようなものです。半導体製造のこの段階では、シリコン ウェーハ上に基本構造とトランジスタを作成します。

FEOL の主なステップ:

1. クリーニング:薄いシリコンウェーハから始めて、不純物を除去するために洗浄します。
2. 酸化:ウェハ上に二酸化シリコンの層を成長させて、チップのさまざまな部分を分離します。
3. フォトリソグラフィー:フォトリソグラフィーを使用して、光で青写真を描くのと同じように、ウェハー上にパターンをエッチングします。
4. エッチング:不要な二酸化シリコンをエッチングして除去し、目的のパターンを露出させます。
5. ドーピング:シリコンに不純物を導入して電気的特性を変化させ、チップ​​の基本的な構成要素であるトランジスタを作成します。

エッチング

中間行末 (MEOL): 点と点を結ぶ

生産ラインの中間部分は、家の中に配線や配管を設置するようなものです。このステージでは、FEOL ステージで作成されたトランジスタ間の接続の確立に焦点を当てます。

MEOL の主なステップ:

1. 誘電体堆積:トランジスタを保護するために絶縁層 (誘電体と呼ばれます) を堆積します。
2. 連絡先の形成:トランジスタを相互に接続したり、外部と接続したりするための接点を形成します。
3. 相互接続:家の配線と同様に、金属層を追加して電気信号の経路を作成し、シームレスな電力とデータの流れを確保します。

バックエンドオブライン (BEOL): 最後の仕上げ

  1. 生産ラインのバックエンドは、備品の取り付け、塗装、すべてが機能することの確認など、家に最後の仕上げを加えるようなものです。半導体製造では、この段階には最終層の追加とパッケージング用のチップの準備が含まれます。

BEOL の主なステップ:

1. 追加の金属層:複数の金属層を追加して相互接続性を強化し、チップが複雑なタスクと高速性を確実に処理できるようにします。

2. 不動態化:チップを環境による損傷から保護するために保護層を適用します。

3. テスト:チップがすべての仕様を満たしていることを確認するために厳格なテストを受けます。

4. ダイシング:ウェハーを個別のチップに切断し、それぞれをパッケージングして電子デバイスで使用できるようにします。

  1.  


投稿日時: 2024 年 7 月 8 日